Diseño de un Modulador ΣΔ en tiempo continuo utilizando el transistor de compuerta flotante

El presente trabajo aborda el diseño y desarrollo de un modulador ΣΔ en tiempo continuo en modo diferencial para la conversión analógica a digital de señales de baja frecuencia. El modulador es diseñado con circuitos que consumen baja potencia y bajo voltaje, utilizando transistores de compuerta flo...

Full description

Bibliographic Details
Main Authors: Ing. Reyes Chávez, Dora Ines, Dr. Duchen Sánchez, Gonzalo Isaac, Dr. Sánchez García, Juan Carlos
Format: Thesis
Published: 2011
Subjects:
Online Access:http://ribuni.uni.edu.ni/4355/1/Ines%20Reyes%20Chavez.pdf
Description
Summary:El presente trabajo aborda el diseño y desarrollo de un modulador ΣΔ en tiempo continuo en modo diferencial para la conversión analógica a digital de señales de baja frecuencia. El modulador es diseñado con circuitos que consumen baja potencia y bajo voltaje, utilizando transistores de compuerta flotante (FGMOS); cuya característica principal es que su voltaje de umbral es controlado por N voltajes de entrada acoplados a la compuerta flotante a través de capacitores. El sistema se integra para su realización microelectrónica utilizando diferentes bloques, tales como, integradores Gm-C operando como filtros pasa-bajos, un comparador operando como cuantizador de un bit y, pares diferenciales como convertidores de digital-analógico. Esto, conlleva a contar con técnicas de sobre muestreo con una alta velocidad de procesamiento en tiempo real. Por lo tanto, el diseño y desarrollo toma en cuenta técnicas de procesos CMOS de 0.5 μm, para su realización